Lead Reconfigurable Memory Computing to the Feature

FPGAIC前端研发相关实习生内部培训规划(初稿)V0.5_2020-02-05

TensorChip Homepage - TensorChip    新闻资讯    FPGAIC前端研发相关实习生内部培训规划(初稿)V0.5_2020-02-05

FPGA/IC前端研发相关实习生内部培训规划(初稿)

(仅用于内部人员培训)

 

 

说明:以下内部培训模块根据项目进度酌情安排。

 

技能模块

培训模块

主要内容

FPGA/IC前端研发专业能力进阶

高层次综合技术

HLS基础

HLS加速技术

Verilog设计方法进阶

时序约束

综合与布线优化

FPGA SoC 设计方法学

交叉编译

SoC敏捷设计

团队项目协作工具

Gitlab

先进技术文档协作系统(。。。)

深度学习/区块链FPGA/IC前端先进技术

深度学习基础

神经网络与卷积

激活函数与池化

轻量化的神经网络

商用人脸识别与目标识别模型

算法压缩技术

深度学习加速技术

深度学习芯片架构综述

卷积计算的并行与流水线加速

卷积计算的数据流优化

基于硬件的神经网络量化与压缩

区块链基础

区块链Pow算法简介

一种Pow算法源码解读

Pow算法加速技术

 

2020-2-5

 

 

 

 

 

2020-02-05 11:31
Pageviews:0